

**Sigle : GEN6093 Gr. 01****Titre : Conception avancée des microsystèmes intégrés****Session : Hiver 2026 Horaire et local****Professeur : Saydé Michel****1. Description du cours paraissant à l'annuaire :****Objectifs**

Permettre aux étudiants de maîtriser les connaissances nécessaires pour concevoir et développer des microsystèmes intégrés, ainsi que d'approfondir leurs connaissances sur les techniques de pointe de conception et de prototypage rapide.

**Contenu**

Conception des microsystèmes intégrés à très grande échelle et maîtrise de toutes les étapes de conception. Transistor MOS: construction, fonctionnement, analyse simplifiée, modèle physique détaillé, phénomènes secondaires et modèles SPICE. Logique, technologie et procédé CMOS. Réduction de l'échelle et évolution technologique. Circuit VLSI, LAIC, WSI et SoC. Méthodes de conception. Conception de circuits intégrés: circuits logiques et analogiques, analyse mathématique et simulations. Convertisseurs A/N et N/A. Considérations pratiques d'intégration et de réalisation de circuits mixtes (numérique/analogique). Intégration des microsystèmes de capteurs intelligents. ASIC. Approche Top Down. Conception, simulation et synthèse de circuits et modules logiques à l'aide du langage de description matérielle. Prototypage rapide. Réalisations de projets d'intégration avec les outils de conception assistée par ordinateur du plus haut niveau (ex. Matlab/Simulink) jusqu'au plus bas niveau (ex. Cadence).

Descriptif – Annuaire**2. Objectifs spécifiques du cours :**

À la fin du cours l'étudiant(e) :

- Pourra faire de la conception avancée des microsystèmes intégrés sur puce et d'en réaliser un prototype sur support programmable;
- Maîtriser toutes les étapes du flot de conception des circuits VLSI;
- Pourra utiliser une collection d'outils de conception assistée par ordinateur permettant de développer l'intuition sur ce qu'est réellement un système numérique, c'est-à-dire l'interaction entre les entrées, les sorties, les états et la synchronisation des signaux;
- Développer l'habileté à concevoir des circuits séquentiels synchrones de type contrôleur;
- Améliorer ses connaissances sur les systèmes modulaires et les problématiques d'interconnexion entre modules (notion de GlueLogic);
- Mettre en pratique ses habiletés en développant des systèmes numériques à l'aide de composants programmables;
- Développer ses capacités d'abstraction et de conception de haut niveau TOP LEVEL DESIGN;
- Appliquer les méthodes de conceptions aux systèmes programmables;
- Se familiariser avec les notions de Prototypage rapide, vérification matérielle, placement et routage en conception des systèmes digitaux programmables dans l'environnement Xilinx ou Altera;
- Apprendre à déterminer la pertinence de réaliser un circuit intégré programmable;
- Connaitre les critères de sélection d'une méthode de conception;
- Connaitre les concepts de base de la conception pour la testabilité DFT et du Design Reuse.

Logiciels utilisés : Mentor Graphics (Siemens EDA) et Cadence, ou Xilinx et Altera avec leurs outils de synthèse et de P&R.

**3. Stratégies pédagogiques :**

Les formules suivantes seront utilisées :

1. Cours magistral (une période par semaine appuyée par des travaux pratiques au laboratoire).
2. Travaux pratiques (intégrés dans les séances de cours) incluant un projet de conception de CI à réaliser en équipe.

3. Lecture personnelle (Chapitres de livres et « Tutorials »).

La chronologie des séances de laboratoires sera disponible sur le site Moodle du cours.

En résumé, le cours consiste en :

- 39 heures de leçons magistrales appuyées par des travaux pratiques au laboratoire
- 6 heures d'examens

Total : 45 heures

**Les laboratoires pratiques sont intégrés dans les séances de cours.**

**Lien utile :** Modalités de tenue des séances de travaux pratiques (TP) et de projets dans les laboratoires de génie

\*La date des présentations peut être déplacée selon les disponibilités.

**4. Heures de disponibilité ou modalités pour rendez-vous :**

Sur rendez-vous.

**5. Plan détaillé du cours sur 15 semaines :**

| Semaine | Thèmes                                                                                                                                               | Dates         |
|---------|------------------------------------------------------------------------------------------------------------------------------------------------------|---------------|
| 1       | INTRODUCTION GÉNÉRALE AUX MICROSYSTÈMES INTÉGRÉS                                                                                                     | 14 janv. 2026 |
| 2       | LA CONCEPTION DES SYSTÈMES VLSI – Composants et Design Top-down<br>Travaux de conception dirigés sur la simulation logique des systèmes numériques   | 21 janv. 2026 |
| 3       | CONCEPTION LOGIQUE AVEC TRANSISTORS MOSFET                                                                                                           | 28 janv. 2026 |
| 4       | STRUCTURE PHYSIQUE DES CIRCUITS INTÉGRÉS CMOS<br>Travaux de conception dirigés sur la simulation fonctionnelle des systèmes numériques synthétisable | 04 févr. 2026 |
| 5       | FABRICATION DE CIRCUITS INTÉGRÉS CMOS<br>Travaux de conception dirigés sur la synthèse avec RLT compiler                                             | 11 févr. 2026 |
| 6       | Travaux de conception dirigés sur la simulation post-synthèse                                                                                        | 18 févr. 2026 |
| 7       | <b>EXAMEN DE MI-SESSION</b>                                                                                                                          | 25 févr. 2026 |
| 8       | <b>SEMAINE D'ÉTUDES</b>                                                                                                                              | 04 mars 2026  |
| 9       | ÉLÉMENS DE LA CONCEPTION PHYSIQUE (DESSIN DES MASQUES)<br>Travaux de conception dirigés sur le placement et routage du circuit synthétisé            | 11 mars 2026  |
| 10      | MODÈLES DE TRANSISTORS MOS<br>Travaux de conception dirigés sur la simulation post-placement et routage                                              | 18 mars 2026  |

|    |                                                                                                                                           |               |
|----|-------------------------------------------------------------------------------------------------------------------------------------------|---------------|
| 11 | CONCEVOIR DES RÉSEAUX LOGIQUES CMOS HAUTE VITESSE<br>Travaux de conception dirigés sur la simulation d'un transistor avec cadence6 - 65nm | 25 mars 2026  |
| 12 | Mémoires et logique programmable<br>Travaux de conception dirigés sur la simulation d'un inverseur avec cadence6-65nm                     | 01 avril 2026 |
| 13 | PRÉSENTATION DU PROJET DE CONCEPTION                                                                                                      | 08 avril 2026 |
| 14 | PRÉSENTATION DU PROJET DE CONCEPTION (suite)                                                                                              | 15 avril 2026 |
| 15 | <b>EXAMEN FINAL</b>                                                                                                                       | 22 avril 2026 |

## 6. Évaluation du cours :

- Travaux pratiques 30 % (**Dans le cas de non-disponibilité des outils Cadence et Mentor Graphics, les laboratoires seront remplacés par un travail équivalent sur les plateformes Xilinx ou Altera**)
- Examen de mi-session 30 %
- Examen final 40 %

## 7. Politiques départementales et institutionnelles :

- Politique du département d'informatique et d'ingénierie relative à la tenue des examens
- Note sur le plagiat et sur la fraude
- Politique relative à la qualité de l'expression française écrite chez les étudiants et les étudiantes de premier cycle à l'UQO
- Absence aux examens: cadre de gestion, demande de reprise d'examen (formulaire)

Tolérance **ZÉRO** en matière de violence à caractère sexuel.

Le Bureau d'intervention et de prévention en matière de harcèlement (BIPH) a pour mission d'accueillir, soutenir et guider toute personne vivant une situation de harcèlement, de discrimination ou de violence à caractère sexuel. Le BIPH oriente ses actions afin de prévenir les violences à caractère sexuel pour que nous puissions étudier, travailler et s'épanouir dans un milieu sain et sécuritaire.

Vous vivez ou êtes une personne témoin d'une situation de violence à caractère sexuel ? Vous êtes une personne membre de la communauté étudiante ou une personne membre du personnel, autant à Gatineau qu'à Ripon et St-Jérôme, l'équipe du BIPH est là pour vous, sans jugement et en toute confidentialité.

Ensemble, participons à une culture de respect.

Pour de plus amples renseignements consultez UQO.ca/biph ou écrivez-nous au [Biph@uqo.ca](mailto:Biph@uqo.ca)

## 8. Principales références :

1. Introduction to VLSI Circuits and Systems, John P. Uyemura, ISBN : 978-0-471-12704-8, 656 pages, August 2001. Wiley.
2. CMOS VLSI Design. A Circuit and Systems Perspective (Fourth Edition), Addison-Wesley, 2010, ISBN 10: 0-321-54774-8.
3. CMOS: Circuit Design, Layout, and Simulation (4th Edition), R. Jacob Baker, June 2019, 1280 pages, Wiley-IEEE Press, ISBN: 978-1-119-48151-5.
4. CMOS: Mixed-Signal Circuit Design (2nd Edition), R. Jacob Baker, November 2008, 352 pages, Wiley-IEEE Press, ISBN: 978-0-470-29026-2.
5. Conception et vérification des circuits VLSI, Éditions de l'École Polytechnique de Montréal, Yvon Savaria, 1988.
6. Documents pour les cours 3.583, ELE6304 et ELE6305.
7. Manuel d'exercices, Cours de VLSI, A. Belhaouane, N. Bélanger, Y. Savaria et A. Boubguira.

8. "The VHDL Cookbook", Peter J. Ashenden, 1990.
9. Analog VLSI Circuits for the Perception of Visual Motion Alan A. Stocker, ISBN : 978-0-470-85491-4, 242 pages, May 2006. Wiley.
10. Modern Semiconductor Devices for Integrated Circuits, Chenming C. Hu, ISBN-10 : 0136085253, ISBN-13 : 9780136085256, Prentice Hall, 2010, 384 pp, 03/22/2009.
11. VHDL for Engineers, Kenneth L. Short, University of New York-Stony Brook, ISBN-10 : 0131424785, ISBN-13 : 9780131424784, Prentice Hall, 2009, 720 pp, 04/09/2008.

Quelques bons titres sur les systèmes numériques :

12. 1. David J. Comer, "Digital logic and state machine design", 3<sup>rd</sup> Edition, New York: Oxford University Press, c1995, ISBN 0195107233, Pages: 573.
13. Digital Design: Principles and Practices, Wakerly, John F. ISBN 10: 0131863894 / ISBN 13: 9780131863897, 2005.
14. CMOS VLSI Design: A Circuits and Systems Perspective, 3/E, Neil Weste, Macquarie University and The University of Adelaide, David Harris, Harvey Mudd College, ISBN-10: 0321149017, ISBN-13: 9780321149015, Addison-Wesley, 2005, 800 pp.
15. Digital Principles and Design with CD-ROM, 1<sup>st</sup> Edition, Donald D. Givone, SUNY BUFFALO 2003, ISBN-13 9780072551327. Mc-Graw Hill.
16. Fundamentals of Digital Logic with VHDL Design with CD-ROM, 3<sup>rd</sup> Edition.
17. Stephen Brown, Associate Professor, Dept. of Electrical & Computer Engineering, University of Toronto, Zvonko Vranesic, Professor, Dept. of Electrical & Computer Engineering & Computer Science University of Toronto, 960 pages, 2009, ISBN-13 9780077221430. Mc-Graw Hill.
18. Contemporary Logic Design, 2/E, Randy H. Katz, Gaetano Borriello, ISBN-10: 0201308576, ISBN-13: 9780201308570, Prentice Hall, 2005, Paper; 608 pp.
19. Fundamentals of Logic Design, 5<sup>th</sup> edition, Charles H. Roth, 2001, Thomson Learning, ISBN: 0534378048.
20. Computer Systems Design and Architecture, 2/E, Vincent P. Heuring, Harry F. Jordan, Boulder, ISBN-10: 0130484407, ISBN-13: 9780130484406, Prentice Hall, 2004, Paper; 608 pp.
21. Application Specific Integrated Circuits, Michael John Sebastian Smith, Addison-Wesley, 1026 pp, August 1997, ISBN 13: 9780201500226, ISBN10: 0-201-50022-1.
22. A Designer's Guide to VHDL Synthesis, Ott, Douglas E., Wilderotter, Thomas J., Kluwer Academic Publishers, v. 4, no. 1, November 2007, ISBN: 9780792394723, 340 pages.
23. Logic Synthesis Using Synopsys, Pran Kurup and Taher Abbasi, Kluwer Academic, ISBN 10: 079239786X, ISBN13: 9780792397861, 2ND 1997.
24. Principle of CMOS VLSI design: A Systems Perspective. N.H.E. Weste, Kamram Eshraghian. Addison-Wesley, 1993, second edition, ISBN 10 : 0201533766 / ISBN 13 : 9780201533767.
25. Digital Design: Principles and Practices Package, 4/E, John F. Wakerly, Cisco Systems, Inc. Stanford University, ISBN-10: 0131733494 ISBN-13: 9780131733497, Prentice Hall, 2006, 928 pp. 0131863894.
26. The Designer's Guide to VHDL, Ashenden, Peter J. ISBN 10: 1558606742 / ISBN 13: 9781558606746, 2001.

Manuels de cours :

1. Livre obligatoire : **John P. Uyemura**, "Introduction to VLSI Circuits and Systems", John Wiley & Sons, 2002, ISBN: 0-471-12704-3.
2. Autre manuel recommandé: **Neil H. E. Weste and David Money Harris**, "CMOS VLSI Design. A Circuit and Systems Perspective" (Fourth Edition), Addison-Wesley, 2010, ISBN 10: 0-321-54774-8
3. Une série de transparents sera disponible sur le site Moodle.

## 9. Page Web du cours :

<https://moodle.ugo.ca>